|
8#
楼主 |
发表于 2018-11-10 16:06:15
|
只看该作者
6 t) \1 p# \3 x+ v: S采用的OMAP-L138F上ARM与FPGA数据传输程序基于文件《13-3-OMAPL138基于EMIFA总线与FPGA的通信测试》。# o1 V, U+ c) x, Z
X8 W, C9 M f. b5 U
现在遇到的问题:
' }1 I; O; A, O2 ^1、16bit数据线高八位没有初始化,传输只采用低八位数据线,且16bit的数据会在低八位数据线分成两个8bit数发出;
6 [' I& f4 N; j( g2、地址线仅有低三位初始化,且变化方式与读使能不同步;emifa_ba1无变化;+ O4 g5 ~3 E7 E0 G/ d0 I7 N) l" ?# {
; {$ d# g/ T8 h5 ^6 t
现象:1 R- _4 t/ e" K5 K
1、linux端运行./tl-devmem2 0x60000000 256 m 52428(1100110011001100)FPGA端现象
, s( ]! s' A' x P8 T3 u6 ]G:\EMIF问题\输入(m52428)6 f B, ?3 Y7 J% f5 n
G:\EMIF问题\m52428addr0 K/ i' ^& [1 z3 A5 |) b2 X
2、linux端运行./tl-devmem2 0x60000000 256 h 52428(1100110011001100)FPGA端现象7 g1 Q5 k* n9 q- b6 k5 [! ]' {* W. S
G:\EMIF问题\输入(h52428)G:\EMIF问题\h52428addr
6 m$ n- R1 S/ f4 t$ X+ y) n7 g# y |
|