关于硬件的中断配置 - TMS320C6748 - 嵌入式开发者社区 - 51ele.net
设为首页收藏本站

嵌入式开发者社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 3365|回复: 1

[未解决] 关于硬件的中断配置

[复制链接]

40

主题

93

帖子

530

积分

高级会员

Rank: 4

积分
530
发表于 2018-12-4 09:58:21 | 显示全部楼层 |阅读模式

你好   我想请问一下,在使用TL_IPC通讯的例程中,分别开辟了两个线程:NOTIFY_LINE_2_ARM_DSP和NOTIFY_LINE_3_ARM_DSP,并将这两个线程与相应的硬件中断:SYS_INT_SYSCFG_CHIPINT2和SYS_INT_SYSCFG_CHIPINT2联系起来,从而通过中断来进行双核通讯。
如果我现在想建立一个新线程,比如NOTIFY_LINE_4_ARM_DSP,我是否需要重新宏定义一个SYScfg Interrupt?如果需要,我该怎么来定义?就如图1所示:
    (SYS_INT_SYSCFG_CHIPINT2   5)    如果我宏定义(SYS_INT_SYSCFG_CHIPINT4   X)其中的X该怎么来确定?

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复

使用道具 举报

17

主题

193

帖子

1628

积分

创龙

Rank: 8Rank: 8

积分
1628
发表于 2018-12-5 09:09:49 | 显示全部楼层
你好,DSP端使用SYSBIOS你可以参考bios组件中的说明文档,另外公司专门拍摄了关于SYSBIOS的教学学习视频,你可以通过我们的“地瓜派”或者网盘链接下载观看



本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有帐号?立即注册

x
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|嵌入式开发者社区 ( 粤ICP备15055271号

GMT+8, 2024-3-29 07:56 , Processed in 0.040074 second(s), 25 queries .

Powered by Discuz! X3.2

© 2001-2015 Comsenz Inc.

快速回复 返回顶部 返回列表