FPGA采集ADC,用uPP发送到C6748,怎样保证数据与AD通道对应? - TMS320C6748 - 嵌入式开发者社区 - 51ele.net
设为首页收藏本站

嵌入式开发者社区

 找回密码
 立即注册

QQ登录

只需一步,快速开始

查看: 5033|回复: 3
打印 上一主题 下一主题

[已解决] FPGA采集ADC,用uPP发送到C6748,怎样保证数据与AD通道对应?

[复制链接]

3

主题

852

帖子

3538

积分

创龙

Rank: 8Rank: 8

积分
3538
楼主
发表于 2017-4-25 20:43:27 | 显示全部楼层
检查fifo满的标志,fifo初始化需要延时
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|手机版|小黑屋|嵌入式开发者社区 ( 粤ICP备15055271号

GMT+8, 2024-5-4 04:49 , Processed in 0.033728 second(s), 23 queries .

Powered by Discuz! X3.2

© 2001-2015 Comsenz Inc.

快速回复 返回顶部 返回列表